Abstract:
Les travaux que nous présentons dans ce mémoire portent sur la contribution à la
conception d'un CNA en technologie CMOS en 0.13?m à très base tension d'alimentation ,le
principe de fonctionnement, caractéristiques sont le corps de ce mémoire est de construire un
convertisseur numérique analogique (CNA à R2R de 6bits et CNA à capacité de 8bits) qui est
basé sur une structure dite " pondérée binaire " sa sortie peut être une tension ou un courant
mais notre convertisseur à une commutation de tension. Il est développé en utilisant les
circuits analogiques avec l'implantation des transistors MOS seulement.
Toute la partie analogique du projet est implanté dans CADENCE sous forme
schématique, des simulations DC, AC et TR été effectuée si nécessaire et logiciel MATLAB
pour les performances de convertisseur numérique analogique.