Please use this identifier to cite or link to this item:
http://univ-bejaia.dz/dspace/123456789/9406
Full metadata record
DC Field | Value | Language |
---|---|---|
dc.contributor.author | Boukandoul, Abdelhalim | - |
dc.contributor.author | Ghedamsi, K.; Promoteur | - |
dc.date.accessioned | 2018-04-02T09:51:03Z | - |
dc.date.available | 2018-04-02T09:51:03Z | - |
dc.date.issued | 2014 | - |
dc.identifier.uri | http://univ-bejaia.dz/dspace/123456789/9406 | - |
dc.description | Option : Electrotechnique | en_US |
dc.description.abstract | Ce mémoire est focalisé sur l’étude et la réalisation d’un convertisseur multiniveaux triphasé dont la topologie est basée sur la mise en cascade de trois onduleurs en pont H monophasés sur une seule phase. En alimentant les ponts H par des tensions continues égales et indépendantes on obtiendra en sortie une tension à 7-niveaux. Une telle topologie permet de monter en puissance et d’améliorer la qualité du signal de sortie. Ce projet met en évidence les différentes techniques de commande des convertisseurs multiniveaux. Des tests de simulations ont été effectués sur la modulation à MLI sinusoïdale et modulation à élimination sélective des harmoniques (SHE) où cette dernière a été implémentée sur une carte électronique FPGA pour la commande du prototype réalisé au laboratoire. Enfin, les tests expérimentaux obtenus nous ont permet de validé les résultats obtenus par simulation. Mots clés : Onduleurs multi-niveaux en cascade, Stratégies de commutation, Carte FPGA, Technique d’élimination d’harmoniques. Abstract This work is focused on the study and implementation of a multi-phase converter topology which is based on the cascade three-phase H-bridge inverter on each arm. The H bridges are powered by equal and independent DC voltages that will provide output voltage 7-levels. Such a topology can increase in transit powers and improve the quality of the output signal. This project highlights the different control techniques of multilevel converters. Test simulations were performed on the modulation PWM sinusoidal modulation and selective harmonic elimination (SHE) where it has been implemented on an FPGA circuit board for controlling the prototype in the laboratory. Finally, an experimental test obtained allows us to validate the simulation results. Key words : Cascaded multilevel inverter, Commutations strategies, FPGA card, selective harmonics elimination. Résumé Ce mémoire est focalisé sur l’étude et la réalisation d’un convertisseur multiniveaux triphasé dont la topologie est basée sur la mise en cascade de trois onduleurs en pont H monophasés sur une seule phase. En alimentant les ponts H par des tensions continues égales et indépendantes on obtiendra en sortie une tension à 7-niveaux. Une telle topologie permet de monter en puissance et d’améliorer la qualité du signal de sortie. Ce projet met en évidence les différentes | en_US |
dc.language.iso | fr | en_US |
dc.publisher | Universite de bejaia | en_US |
dc.subject | Onduleurs multi-niveaux en cascade : Stratégies de commutation : Carte FPGA : Téchnique d'élimination d'harmoniques | en_US |
dc.title | Modélisation des systèmes de stockage intégrés dans un système photovoltaique autonome | en_US |
dc.type | Thesis | en_US |
Appears in Collections: | Mémoires de Magister |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
Etude et réalisation d'un onduleur multiniveaux à topologie cascadée.pdf | 5.62 MB | Adobe PDF | View/Open |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.